亚洲综合无码日韩国产加勒比-欧美激情精品久久久久久-最新亚洲人成网站在线影院-国产精品乱码高清在线观看-国产午夜福利精品久久

你的位置:首頁 > 電路保護 > 正文

連接SPI接口器件 - 第一部分

發布時間:2021-11-29 責任編輯:lina

【導讀】LEC2 Workbench系列技術博文主要關注萊迪思產品的應用開發問題。這些文章由萊迪思教育能力中心(LEC2)的FPGA設計專家撰寫。LEC2是專門針對萊迪思屢獲殊榮的低功耗FPGA和解決方案集合的全球官方培訓服務供應商。


連接SPI接口器件 - 第一部分


LEC2 Workbench系列技術博文主要關注萊迪思產品的應用開發問題。這些文章由萊迪思教育能力中心(LEC2)的FPGA設計專家撰寫。LEC2是專門針對萊迪思屢獲殊榮的低功耗FPGA和解決方案集合的全球官方培訓服務供應商。


萊迪思CrossLink?-NX FPGA擁有豐富的特性,可加速實現高速和低速接口。本文(系列博文的第一篇)描述了使用CrossLink-NX FPGA連接基于SPI的外部組件。第一篇博文介紹了使用兩個時鐘域實現連接DAC(亞德諾半導體公司的AD7303 DAC)的SPI接口。第二篇博文將介紹使用單個時鐘域實現連接ADC(亞德諾半導體公司的 ADC AD7476)的SPI接口。兩個案例中呈現了兩種截然不同的實現接口的方法。


兩個時鐘域的實現方案(dac_2c)


亞德諾半導體公司(ADI)的AD7303模塊用作外部DAC。圖1顯示了接口的時序圖和時序參數。在本例中,SCLK頻率為30 MHz。時序參數t4、t5和t6在時序約束規范時尤其需要關注,它們將在set_output_delay約束中使用。


連接SPI接口器件 - 第一部分

圖1:時序圖和時序特征


兩個時鐘域解決方案的實現如圖2所示。


連接SPI接口器件 - 第一部分

圖2:兩個時鐘域SPI接口的實現


使用的參數:


輸入時鐘頻率:100 MHZ

內部時鐘CLK_120頻率:120 MHZ

內部時鐘CLK_30頻率:30 MHZ

生成的時鐘dac_sck:30 MHZ


PLL_120_30


PLL從外部時鐘CLK(100 MHz)生成兩個內部相位同步時鐘CLK_120和CLK_30。


dac_sample_gen模塊


dac_sample_gen模塊為dac_fsm生成采樣信號(轉換)。采樣信號開始向DAC傳輸數字數據。采樣率通過sample_select [1:0]信號設置,如表1所示。dac_sample_gen的框圖如圖3所示。


連接SPI接口器件 - 第一部分

表1:采樣率設置


連接SPI接口器件 - 第一部分


連接SPI接口器件 - 第一部分

圖3:dac_sample_gen的框圖


mode_select控制信號控制方波信號或三角波信號的生成,作為DAC的輸入數據。


sync_stage模塊


dac_sample_gen模塊與CLK_120一起工作。控制單元dac_fsm是CLK_30域的一部分。sync_stage模塊將轉換信號從CLK_120域傳輸到CLK_30域。來自dac_fsm的相應信號從CLK_30域傳輸到CLK_120。sync_stage的框圖如圖4所示。


連接SPI接口器件 - 第一部分

圖4:sync_stage的框圖


dac_fsm模塊用于雙時鐘實現方案


dac_fsm模塊控制生成傳輸到DAC的控制/數據信號。為了遵循圖1給出的t4、t5和t6的值,dac_fsm在CLK_30的下降沿工作。Dac_fsm作為狀態機實現。


連接SPI接口器件 - 第一部分

圖5:控制結構dac_fsm狀態機轉換信號被識別后,bit_count計數器加載值15。串行數據在時鐘信號CLK_30的下降沿輸出到dac_sdata上。傳輸16位數據后,dac_fsm再次發出就緒信號并等待下一個轉換信號。


約束兩個時鐘域解決方案的設計


1. 約束時鐘CLK


連接SPI接口器件 - 第一部分


2. 約束時鐘CLK_120和CLK_30


無需明確定義CLK_120和CLK_30這兩個時鐘信號,因為它們會由設計軟件自動定義。這兩個時鐘也稱為自動生成時鐘。


連接SPI接口器件 - 第一部分


3. 約束dac_clk


連接到端口dac_sck的時鐘信號是內部時鐘CLK_30的副本。該信號被外部DAC解讀為時鐘。因此,該信號也必須被定義為時鐘,便于正確描述t4、t5和t6的時間要求。該時鐘即所謂的手動生成時鐘。


連接SPI接口器件 - 第一部分


4. 約束DAS輸入/FPGA輸出


時間值t4、t5和t6描述了外部模塊的setup/hold要求。這些要求使用 set_output_delay約束進行描述。


連接SPI接口器件 - 第一部分


運行兩個時鐘域解決方案的時序分析


時序分析報告顯示了兩個時鐘信號CLK_120和CLK_30之間的關系。


連接SPI接口器件 - 第一部分


連接SPI接口器件 - 第一部分


注意CLK_120和CLK_30的跨時鐘域參數,反之亦然。這正是我們所期望的。


對輸出信號dac_sync和dac_sdata的分析展示了基于set_output_delay約束實現的setup slack和hold slack。


連接SPI接口器件 - 第一部分


總結總之,兩個時鐘域提供了一些功耗方面的優勢,因為設計的一部分以較低的速度運行。此外,時序約束也很容易指定。該項目(dac_2c)可在LEC2索取。

(來源:萊迪思)


免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請電話或者郵箱editor@52solution.com聯系小編進行侵刪。



推薦閱讀:

MOSFET性能改進:RDS(ON)的決定因素

如何使用數字信號控制器構建更好的汽車和電動汽車系統

了解 3 種靜態電流 (IQ) 的規格

高壓放大器在交變電場空間電荷測量研究中的應用

使用 LTspice 進行電源電路設計的技巧

特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉

主站蜘蛛池模板: 亚洲成在人线av| 久久久774这里只有精品17| 裸体丰满白嫩大尺度尤物 | 亚洲国产区男人本色在线观看| 色综合中文字幕久久88| 亚洲日本中文字幕乱码中文| 亚洲精品久久久久一区二区三区| 男人边吃奶边做呻吟免费视频| 精品无人区卡卡二卡三乱码| 日韩综合亚洲色在线影院| 黑森林福利视频导航| 日本爽爽爽爽爽爽在线观看免| 亚洲无人区午夜福利码高清完整版| 国产成人精品97| 尹人香蕉久久99天天拍欧美p7| 成人亚洲欧美在线观看| 亚洲伊人久久综合网站| 成人av久久一区二区三区| 东京热无码人妻系列综合网站| 国产精品未满十八禁止观看| 日产日韩亚洲欧美综合 | 日韩精品专区av无码| 天天躁日日躁狠狠躁婷婷高清| 日本无遮挡边做边爱边摸| 国产精口品美女乱子伦高潮| 熟妇女人妻丰满少妇中文字幕| 韩国三级在线 中文字幕 无码| 99在线精品视频在线观看| 国产无套护士在线观看| 久久av无码精品人妻出轨 | 精品人妻无码一区二区三区蜜桃一 | 亚洲日本成本人观看| 中文无码乱人伦中文视频播放| 国产成人综合美国十次| 国产精品日日做人人爱| 久久国产avjust麻豆| 亚洲成在人网站无码天堂| 内射夜晚在线观看| 97精品一区二区视频在线观看 | 69久久国产露脸精品国产| 成人久久精品一区二区三区|